服务项目
科茂隆 >>
LATTICE单片机解密
>> ispLSI2064VL芯片解密
ispLSI2064VL芯片解密
•高密度可编程逻辑超快
- 2000门的PLD
- 64和32个I / O引脚版本,四个专用输入
- 64个寄存器
- 高速全球互联
- 宽输入快速计数器,状态机,地址译码器,门控等
- 小逻辑随机逻辑块大小
- 100%的功能,JEDEC和引脚与系统可编程逻辑器件2064V和2064VE设备兼容
•2.5V低电压2064建筑
- 接口与标准3.3V的TTL器件(输入和I / O是3.3V的容错)
- 典型工作电流为60 mA
•高性能E2CMOS ®技术
- fmax为165MHz的最大工作频率=
- 吨= 5.5ns传输延迟
- 电可擦除和再编程
- 非挥发性
- 100%经过测试,在制造时
- 未使用的产品长期关机省电
•在系统可编程
- 2.5V的在系统可编程(ISP™)使用边界扫描测试访问端口(TAP)
- 开漏输出灵活的总线接口功能选项,允许有线或,或总线仲裁逻辑易于实施
- 提高制造良率,缩短时间到市场和提高产品质量
- 重新编程的快速成型焊接设备
•100%的IEEE 1149.1边界扫描可测试
•易用性以及与密度和FPGA的灵活性PLD的系统速度快
- 增强的引脚锁定功能
- 三个专用的时钟输入引脚
- 同步和异步时钟
- 可编程输出摆率控制
- 灵活的引脚布局
- 优化的总体布线池提供全球互连性
ispLSI2064VL描述:
在系统可编程逻辑器件2064VL是一种高密度可编程
逻辑器件可在64和32的I / O引脚版本。该
设备包含64个寄存器,四个专用输入引脚,
三专用时钟输入引脚,两个专门的全球
OE输入引脚和一个全球路由池(玻璃钢)。该
所有的玻璃钢之间提供完整的互联互通
这些元素。在系统可编程逻辑器件2064VL功能系统
通过边界扫描可编程测试访问
端口(TAP),是100%的IEEE 1149.1边界
扫描测试的。在系统可编程逻辑器件2064VL提供非挥发性
可重编程逻辑,以及互连,
提供真正的可重构系统。