ispLSI2096E芯片解密
ispLSI2096E特点:
•超快速高密度,SYSTEMPROGRAMMABLE逻辑
- 4000门的PLD
- 96 I / O引脚,6个专用输入
- 96寄存器
- 高速全球互联
- 宽输入快速计数器,国家浇注
机,地址译码器等
- 小逻辑随机逻辑块大小
- 100%的功能/ JEDEC的向上兼容
2096设备系统可编程逻辑器件
•高性能E2CMOS ®技术
- fmax为= 180 MHz的最高工作频率
- 吨= 5.0 ns的传播延迟
- TTL兼容输入和输出
- 5V的可编程逻辑核心
- ispJTAG™在系统可编程通过IEEE 1149.1
(的JTAG)测试访问端口
- 用户可选择3.3V或5V的I / O支持混合
电压系统
- 输出的PCI兼容
- 开漏输出选项
- 电可擦除和再编程
- 非挥发性
- 未使用的产品长期关机省电
•系统可编程逻辑器件提供以下附加功能
- 提高生产产量,时间缩短到
市场和提高产品质量
- 重新编程的快速成型焊接设备
•提供了EASE的使用和快速系统
作者:PLD的速度与密度和灵活性
现场可编程门阵列
- 完整的可编程器件可以结合胶
逻辑和结构化设计
- 增强的引脚锁定功能
- 三个专用的时钟输入引脚
- 同步和异步时钟
- 可编程输出摆率控制,
最大限度地降低开关噪声
- 灵活的引脚布局
- 优化的总体布线池提供全球
互联互通
ispLSI2096E描述:
在系统可编程逻辑器件2096E是一种高密度可编程逻辑
设备。该器件包含96个寄存器,96个通用
I / O引脚,6个专用输入引脚,三个专用的时钟
输入引脚,两个专门的全球OE输入引脚和一个
全球路由池(玻璃钢)。提供完整的玻璃钢
这些元素之间的相互联系的。该
系统可编程逻辑器件2096E功能5V的在系统可编程
并在系统诊断功能。在系统可编程逻辑器件2096E
提供非挥发性的所有逻辑重新编程,以及
作为互连提供真正可重构系统。
逻辑上的系统可编程逻辑器件2096E设备的基本单位是
通用逻辑块(球蛋白)。该GLBs被标记的A0,A1
.. C7(见图1)。有在总24 GLBs
系统可编程逻辑器件2096E装置。每个球蛋白是由四个
宏单元。每个球蛋白有18个输入,一个可编程
和/或/异或阵列,和四个输出可以
配置为任何组合或
到球蛋白registered.Inputs来自GRP和
专用输入。
该器件还拥有96的I / O单元,每一个都是直接
连接到I / O引脚。每个I / O单元可以单独
编程为一个组合输入,输出或双向
I / O引脚和三态控制。信号电平
为TTL兼容的电压和输出驱动器可
源4 mA或下沉为8 mA。每个输出可通过编程
独立的快或慢输出压摆率
以减低整体输出开关噪声。通过连接
在一个共同的VCCIO针5V或3.3V电源供电,
I / O输出电平可以匹配到5V或3.3V兼容
电压。当连接到5V电源,在I / O
引脚提供PCI兼容输出驱动。
八GLBs,32个I / O单元,两个专用输入和两个
ORPs连接在一起,使一Megablock(见
图1)。八GLBs的输出连接
到32通用I / O单元由两个ORPs集。每个
系统可编程逻辑器件2096E装置包含三个Megablocks。
这小组已作为它的输入来自所有输出
GLBs和从双向I / O单元的所有输入。
这些信号都提供给了输入
GLBs。透过玻璃钢一直拖延到扳平
尽量减少定时偏差。
时钟在系统可编程逻辑器件2096E设备的选择使用
专用时钟引脚。三个专用(Y0的,Y1的时钟引脚,
日圆)或异步时钟可以选择上一球蛋白
基础。异步或乘积项时钟可
在任何球蛋白生成自己的时钟。