ispLSI2128E芯片解密
ispLSI2128E特点:
•超快速高密度系统可编程逻辑
- 6000门的PLD
- 128个I / O管脚,八个专用输入
- 128个寄存器
- 高速全球互联
- 宽输入快速计数器,状态机,地址译码器,门控等
- 小逻辑随机逻辑块大小
- 100%的功能/ JEDEC的向上兼容的设备与系统可编程逻辑器件2128
•高性能E2CMOS ®技术
- fmax为= 180 MHz的最高工作频率
- 吨= 5.0 ns的传播延迟
- TTL兼容输入和输出
- 5V的可编程逻辑核心
- ispJTAG™在系统可编程通过IEEE 1149.1(JTAG接口)测试访问端口
- 用户可选择3.3V或5V的I / O支持混合电压系统
- 输出的PCI兼容
- 开漏输出选项
- 电可擦除和再编程
- 非挥发性
- 未使用的产品长期关机省电
•系统可编程逻辑器件提供以下附加功能
- 提高制造良率,缩短时间到市场和提高产品质量
- 重新编程的快速成型焊接设备
•提供了使用和密度及现场可编程门阵列的灵活性PLD的FAST系统的迅速,
- 完整的可编程逻辑器件可以结合胶和结构化设计
- 增强的引脚锁定功能
- 三个专用的时钟输入引脚
- 同步和异步时钟
- 可编程输出摆率控制,从而最大限度地降低开关噪声
- 灵活的引脚布局
- 优化的总体布线池提供全球互连性
ispLSI2128E描述:
在系统可编程逻辑器件2128E是一种高密度可编程逻辑
设备。该器件包含128个寄存器,128通用
I / O引脚,八个专用输入引脚,三个专用
时钟输入引脚,两个专用输入引脚和全球的OE
全球路由池(玻璃钢)。提供完整的玻璃钢
这些元素之间的相互联系的。
在系统可编程逻辑器件2128E功能5V的在系统可编程
并在系统诊断功能。在系统可编程逻辑器件
2128E提供非挥发性的所有逻辑重新编程,
以及互连提供真正可重构
系统。
逻辑上的系统可编程逻辑器件2128E设备的基本单位是
通用逻辑块(球蛋白)。该GLBs被标记的A0,A1
..的D7(见图1)。有在总共32 GLBs
系统可编程逻辑器件2128E装置。每个球蛋白是由四个
宏单元。每个球蛋白有18个输入,一个可编程
和/或/异或阵列,和四个输出可以
配置为任何组合或
到球蛋白registered.Inputs来自GRP和
专用输入
该器件还具有128个I / O单元,其中每个
直接连接到I / O引脚。每个I / O单元,可
单独编程为一个组合输入,
输出或双向I /有三态控制输出引脚。该
信号电平为TTL兼容的输出电压和
司机可以源4 mA或下沉为8 mA。每个输出可以
独立编程的快速或慢速输出
摆率,以减少整体输出开关噪声。通过
引脚连接的VCCIO一个共同的5V或3.3V
电源,I / O输出电平可以匹配到5V或
兼容3.3V的电压。当连接到5V
供应中,I / O引脚提供PCI兼容的输出驱动。
八GLBs,32个I / O单元,两个专用输入和两个
ORPs连接在一起,使一Megablock(见
图1)。八GLBs的输出连接
到32通用I / O单元由两个ORPs集。每个
系统可编程逻辑器件2128E设备包含四个Megablocks。
这小组已作为它的输入来自所有输出
GLBs和从双向I / O单元的所有输入。
这些信号都提供给了输入
GLBs。透过玻璃钢一直拖延到扳平
尽量减少定时偏差。
时钟在系统可编程逻辑器件2128E设备的选择使用
专用时钟引脚。三个专用(Y0的,Y1的时钟引脚,
日圆)或异步时钟可以选择上一球蛋白
基础。异步或乘积项时钟可
在任何球蛋白生成自己的时钟。